Physical design (electronics)In integrated circuit design, physical design is a step in the standard design cycle which follows after the circuit design. At this step, circuit representations of the components (devices and interconnects) of the design are converted into geometric representations of shapes which, when manufactured in the corresponding layers of materials, will ensure the required functioning of the components. This geometric representation is called integrated circuit layout.
NanofilUn nanofil est une nanostructure, dont le diamètre est exprimé en nanomètre, donc en principe de 1 à 999 nanomètres. Pour plus de simplicité, on tolère un certain débordement dans ces dimensions. Alternativement, les nanofils peuvent être définis comme des structures qui ont une épaisseur ou un diamètre définis, mais d'une longueur quelconque. À ces échelles les effets quantiques sont importants - d'où l'utilisation du terme de « fils quantiques ».
NanostructureUne nanostructure est un assemblage d'atomes ou de molécules dont au moins une dimension est comprise entre 0,1 et 100 nanomètres. En pratique, on tolère un certain débordement dans ces limites. Ainsi, un nanofil est une nanostructure dont le diamètre est compris entre 0,1 à 100 nanomètres. Les nanostructures se retrouvent dans la nature et sont étudiées par les nanotechnologies du microscope jusqu'aux visualisations avancées des protéines (une protéine peut faire un nanomètre de diamètre).
Multi-project wafer serviceMulti-project chip (MPC), and multi-project wafer (MPW) semiconductor manufacturing arrangements allow customers to share mask and microelectronics wafer fabrication cost between several designs or projects. With the MPC arrangement, one chip is a combination of several designs and this combined chip is then repeated all over the wafer during the manufacturing. MPC arrangement produces typically roughly equal number of chip designs per wafer.
Signoff (electronic design automation)In the automated design of integrated circuits, signoff (also written as sign-off) checks is the collective name given to a series of verification steps that the design must pass before it can be taped out. This implies an iterative process involving incremental fixes across the board using one or more check types, and then retesting the design. There are two types of sign-off's: front-end sign-off and back-end sign-off. After back-end sign-off, the chip goes to fabrication.
Die shrinkEn microélectronique, un die shrink est la réduction de la taille d'une puce électronique qui peut s'effectuer selon plusieurs manières : par changement de technique de gravure : un produit peut être converti par les équipes de développement, par exemple passer de de taille de transistor à : cela aura pour effet de fortement diminuer les dimensions de la puce. par une réduction optique de l'impression de la puce sur silicium.